- CMOS集成電路后端設計與實戰
- 劉峰
- 308字
- 2021-02-23 11:35:42
2.1 集成電路后端設計
在集成電路設計中,從Verilog/VHDL代碼(RTL級)編寫驗證再通過綜合(synthesis)轉換成門級網表(gate netlist)的過程稱為數字前端設計。接下來的工作就是門級網表的物理實現,即把門級網表轉換成版圖,這個過程通常稱為后端設計(backend design)。
完整的后端設計由后端半定制與后端全定制兩個設計部分組成:
1)后端全定制設計是指在設計初期最先按照設計需求設計出的物理單元庫,物理單元庫由標準單元庫、IP庫及滿足特殊需求的定制部件單元等組成。該物理庫為后續后端半定制設計提供物理實現基礎。
2)后端半定制設計是指使用布局布線工具并基于后端全定制階段完成的標準單元庫及IP庫并根據前端設計完成整個芯片的組裝與實現,這個過程又稱為數字后端設計(自動布局布線-APR)。