CMOS模擬集成電路版圖設計:基礎、方法與驗證
本書聚焦CMOS模擬集成電路版圖設計領域,從版圖的基本概念、設計方法和EDA工具入手,循序漸進地介紹了CMOS模擬集成電路版圖規劃、布局、設計到驗證的全流程。詳盡地介紹了目前主流使用的模擬集成電路版圖設計和驗證工具——CadenceVirtuoso617與SIEMENSCalibre。同時展示了運算放大器、帶隙基準源、低壓差線性穩壓器、模/數轉換器等典型模擬集成電路版圖的設計實例,并對LVS驗證中的典型案例進行了歸納和總結。本書內容由淺入深,使讀者深刻了解CMOS模擬集成電路版圖設計和驗證的規則、流程和基本方法,對于進行CMOS模擬集成電路學習的本科生、研究生,以及這個領域的工程師,都會有一定的幫助。
·13.4萬字